Зазвичай вважається, що якщо частота цифрової логічної схеми досягає або перевищує 45 МГц ~ 50 МГц, і схема, яка працює вище цієї частоти, становить певну частину всієї електронної системи (наприклад, 1/3), це називається a
високошвидкісна схема.
Насправді гармонічна частота фронту сигналу вища за частоту самого сигналу, що є неочікуваним результатом передачі сигналу, спричиненого швидкими змінами наростаючого та спадного фронтів сигналу (або переходу сигналу). Таким чином, загальновизнано, що якщо затримка розповсюдження лінії перевищує 1/2 часу наростання провідного кінця цифрового сигналу, такий сигнал вважається
висока швидкістьсигнал і створює ефекти лінії передачі.
Доставка сигналу відбувається в момент зміни стану сигналу, наприклад, часу наростання або спаду. Сигнал проходить фіксований проміжок часу від водія до приймача. Якщо час проходження становить менше 1/2 часу наростання або спаду, відбитий сигнал від приймача досягне драйвера до зміни стану сигналу. І навпаки, відбитий сигнал надійде до водія після зміни стану сигналу. Якщо відбитий сигнал сильний, накладена форма сигналу може змінити логічний стан.